引用本文:杨永标,杨晓渝,周捷.利用FPGA实现GPS失步下精确守时[J].电力自动化设备,2007,27(7):109-112
.Realize accurate timing with FPGA during GPS synch failure[J].Electric Power Automation Equipment,2007,27(7):109-112
【打印本页】   【HTML】   【下载PDF全文】   查看/发表评论  【EndNote】   【RefMan】   【BibTex】
←前一篇|后一篇→ 过刊浏览    高级检索
本文已被:浏览 5140次   下载 3189 本文二维码信息
码上扫一扫!
利用FPGA实现GPS失步下精确守时
杨永标,杨晓渝,周捷
作者单位
摘要:
选用M 12 Timing Oncore Receiver GPS模块、Cyclone Ⅱ系列EP2C8现场可编程逻辑门阵列(FPGA)、10MHz高精度恒温晶振等设计硬件电路,实现GPS时钟在失步情况下精确对时。由GPS模块接收GPS卫星授时信号,输出秒脉冲和GPS时标至FPGA,同时恒温晶振10MHz脉冲信号输至FPGA,经FPGA处理后的秒脉冲信号和GPS时标信息通过驱动电路并行送到串口或光纤模块。软件分成秒脉冲上升沿判别、10MHz晶振脉冲计数、GPS失步情况下秒脉冲生成、GPS时标接收/发送4个功能模块,用VHDL语言对各软件模块进行功能开发,并给出了程序清单。仿真和试验结果表明,该方法可保证GPS时钟在失步12h内秒脉冲误差小于50μs。
关键词:  GPS,FPGA,硬件平台,软件流程,仿真试验
DOI:
分类号:TM764 P228.4
基金项目:
Realize accurate timing with FPGA during GPS synch failure
YANG Yong-biao  YANG Xiao-yu  ZHOU Jie
Abstract:
Key words:  GPS,FPGA,hardware platform,software flow,simulation and experiment

用微信扫一扫

用微信扫一扫